хомяк убийца
Quiz von , erstellt am more than 1 year ago

God Philosophy Quiz am CSA (Your Christmas Gift), erstellt von хомяк убийца am 23/03/2019.

314
6
0
хомяк убийца
Erstellt von хомяк убийца vor mehr als 5 Jahre
Schließen

CSA (Your Christmas Gift)

Frage 1 von 49

1

Operations performed by a processor, such as fetching an instruction, decoding the instruction, performing an arithmetic operation, and so on, are governed by:

Wähle eine der folgenden:

  • a system clock

  • a system processor

  • a clock processor

  • a processor

  • a clock

Erklärung

Frage 2 von 49

1

Typically all operations performed by a processor begin with the:

Wähle eine der folgenden:

  • pulse of the clock

  • pulse of the processor

  • it begins by itself

  • both of clock and processor pulse

  • none of the above

Erklärung

Frage 3 von 49

1

The time between pulses called?

Wähle eine der folgenden:

  • clock speed

  • clock rate

  • cycle time

  • clock cycle

  • cycle rate

Erklärung

Frage 4 von 49

1

Typically, clock signals are generated by a ______, which generates a constant signal wave while power is applied.

Wähle eine der folgenden:

  • quartz crystal

  • calcium crystal

  • zinc crystal

  • mercury crystal

  • radium crystal

Erklärung

Frage 5 von 49

1

A processor is driven by a clock with a constant frequency f or, equivalently, a constant cycle time t, where t = 1/f:

Wähle eine der folgenden:

  • Instruction execution rate

  • Instruction execution cycle

  • Instruction execution time

  • Instruction execution period

  • None of the above

Erklärung

Frage 6 von 49

1

Average cycles per instruction of a program called:

Wähle eine der folgenden:

  • CPU

  • Clock cycle time

  • CPI

  • Clock rate

  • CPE

Erklärung

Frage 7 von 49

1

__ is a collection of programs, defined in a high-level language, that together attempt to provide a representative test of a computer in a particular application or system programming area.

Wähle eine der folgenden:

  • A benchmark suite

  • A performance suite

  • A IDE suite

  • A MIPS suite

  • None of the above

Erklärung

Frage 8 von 49

1

Measures such as MIPS and MFLOPS have proven adequate to evaluating the performance of processors

Wähle eins der folgenden:

  • WAHR
  • FALSCH

Erklärung

Frage 9 von 49

1

SPEC Benchmarks, which evaluates the performance of World Wide Web (WWW) servers:

Wähle eine der folgenden:

  • SPECjvm98

  • SPECjbb2000

  • SPECweb99

  • SPECmail2001

  • all of the above

Erklärung

Frage 10 von 49

1

SPEC Benchmarks, which intended to evaluate performance of the combined hardware and software aspects of the Java Virtual Machine (JVM) client platform:

Wähle eine der folgenden:

  • SPECjvm98

  • SPECjbb2000

  • SPECweb99

  • SPECmail2001

  • all of the above

Erklärung

Frage 11 von 49

1

SPEC Benchmarks, which for evaluating server-side Java-based electronic commerce applications:

Wähle eine der folgenden:

  • SPECjvm98

  • SPECjbb2000

  • SPECweb99

  • SPECmail2001

  • all of the above

Erklärung

Frage 12 von 49

1

SPEC Benchmarks, which designed to measure a system’s performance acting as a mail server

Wähle eine der folgenden:

  • SPECjvm98

  • SPECjbb2000

  • SPECweb99

  • SPECmail2001

  • all of the above

Erklärung

Frage 13 von 49

1

ENIAC stands for:

Wähle eine der folgenden:

  • Electronic Numerical Integrator and Computer

  • Electronic Nuclear Integrator and Computer

  • Encapsulation Numerical Integrator and Commerce

  • Encapsulation Numerical Integrator and Computer

  • Electronic Numerical Integer and Computer

Erklärung

Frage 14 von 49

1

The general structure of the IAS computer:

Wähle eine der folgenden:

  • main memory

  • arithmetic and logic unit

  • control unit

  • Input/output equipment

  • all of the above

Erklärung

Frage 15 von 49

1

Contains a word to be stored in memory or sent to the I/O unit, or is used to receive a word from memory or from the I/O unit

Wähle eine der folgenden:

  • Memory buffer register (MBR)

  • Memory address register (MAR)

  • Instruction register (IR)

  • Instruction buffer register (IBR)

  • Program counter (PC)

Erklärung

Frage 16 von 49

1

Specifies the address in memory of the word to be written from or read into the MBR

Wähle eine der folgenden:

  • Memory buffer register (MBR)

  • Memory address register (MAR)

  • Instruction register (IR)

  • Instruction buffer register (IBR)

  • Program counter (PC)

Erklärung

Frage 17 von 49

1

Contains the 8-bit opcode instruction being executed.

Wähle eine der folgenden:

  • Memory buffer register (MBR)

  • Memory address register (MAR)

  • Instruction register (IR)

  • Instruction buffer register (IBR)

  • Program counter (PC)

Erklärung

Frage 18 von 49

1

Employed to hold temporarily the right-hand instruction from a word in memory

Wähle eine der folgenden:

  • Memory buffer register (MBR)

  • Memory address register (MAR)

  • Instruction register (IR)

  • Instruction buffer register (IBR)

  • Program counter (PC)

Erklärung

Frage 19 von 49

1

Contains the address of the next instruction pair to be fetched from memory.

Wähle eine der folgenden:

  • Memory buffer register (MBR)

  • Memory address register (MAR)

  • Instruction register (IR)

  • Instruction buffer register (IBR)

  • Program counter (PC)

Erklärung

Frage 20 von 49

1

Transistor is a solid-state device, made from silicon

Wähle eins der folgenden:

  • WAHR
  • FALSCH

Erklärung

Frage 21 von 49

1

The use of the _______ defines the second generation of computers.

Wähle eine der folgenden:

  • Vacuum tube

  • Transistor

  • Small- and medium-scale integration

  • Large-scale integration

  • Very-large-scale integration

Erklärung

Frage 22 von 49

1

The use of the _______ defines the first generation of computers.

Wähle eine der folgenden:

  • Vacuum tube

  • Transistor

  • Small- and medium-scale integration

  • Large-scale integration

  • Very-large-scale integration

Erklärung

Frage 23 von 49

1

The use of the ________ defines the third generation of computers.

Wähle eine der folgenden:

  • Vacuum tube

  • Transistor

  • Small- and medium-scale integration

  • Large-scale integration

  • Very-large-scale integration

Erklärung

Frage 24 von 49

1

The use of the _________ defines the fourth generation of computers.

Wähle eine der folgenden:

  • Vacuum tube

  • Transistor

  • Small- and medium-scale integration

  • Large-scale integration

  • Very-large-scale integration

Erklärung

Frage 25 von 49

1

The use of the _________ defines the fifth generation of computers.

Wähle eine der folgenden:

  • Vacuum tube

  • Transistor

  • Small- and medium-scale integration

  • Large-scale integration

  • Very-large-scale integration

Erklärung

Frage 26 von 49

1

Moore’s law: “The cost of a chip has remained virtually unchanged during this period of rapid growth in density. This means that the cost of computer logic and memory circuitry has increasing at a dramatic

Wähle eins der folgenden:

  • WAHR
  • FALSCH

Erklärung

Frage 27 von 49

1

Moore’s law: “Because logic and memory elements are placed closer together on more densely packed chips, the electrical path length is shortened, decreasing operating speed”

Wähle eins der folgenden:

  • WAHR
  • FALSCH

Erklärung

Frage 28 von 49

1

Moore’s law: “The computer becomes smaller, making it more convenient to place in a variety of environments”

Wähle eins der folgenden:

  • WAHR
  • FALSCH

Erklärung

Frage 29 von 49

1

Moore’s law: “There is a reduction in power and cooling requirements”

Wähle eins der folgenden:

  • WAHR
  • FALSCH

Erklärung

Frage 30 von 49

1

Moore’s law: “The interconnections on the integrated circuit are much more reliable than solder connections. With less circuitry on each chip, there are fewer interchip connections”

Wähle eins der folgenden:

  • WAHR
  • FALSCH

Erklärung

Frage 31 von 49

1

When Intel was developed its 4004, it is the first chip to contain all of the components of a CPU on a single chip, later known as Microprocessor

Wähle eine der folgenden:

  • 1973

  • 1971

  • 1972

  • 1974

  • 1970

Erklärung

Frage 32 von 49

1

Processor can simultaneously work on multiple instructions. How this technique called?

Wähle eine der folgenden:

  • Branch prediction

  • Pipelining

  • Data flow analysis

  • Speculative execution

  • None of the above

Erklärung

Frage 33 von 49

1

The processor looks ahead in the instruction code fetched from memory and predicts which branches, or groups of instructions, are likely to be processed next

Wähle eine der folgenden:

  • Branch prediction

  • Pipelining

  • Data flow analysis

  • Speculative execution

  • None of the above

Erklärung

Frage 34 von 49

1

The processor analyzes which instructions are dependent on each other’s results, or data, to create an optimized schedule of instructions

Wähle eine der folgenden:

  • Branch prediction

  • Pipelining

  • Data flow analysis

  • Speculative execution

  • None of the above

Erklärung

Frage 35 von 49

1

This enables the processor to keep its execution engines as busy as possible by executing instructions that are likely to be needed

Wähle eine der folgenden:

  • Branch prediction

  • Pipelining

  • Data flow analysis

  • None of the above

  • Speculative execution

Erklärung

Frage 36 von 49

1

The “natural” unit of organization of memory

Wähle eine der folgenden:

  • Word

  • Addressable units

  • Unit of transfer

  • Sequential access

  • Direct access

Erklärung

Frage 37 von 49

1

For main memory, this is the number of bits read out of or written into memory at a time

Wähle eine der folgenden:

  • Word

  • Addressable units

  • Unit of transfer

  • Sequential access

  • Direct access

Erklärung

Frage 38 von 49

1

Memory is organized into units of data, called records; access must be made in a specific linear sequence

Wähle eine der folgenden:

  • Word

  • Addressable units

  • Unit of transfer

  • Sequential access

  • Direct access

Erklärung

Frage 39 von 49

1

For random-access memory, this is the time it takes to perform a read or write operation

Wähle eine der folgenden:

  • Access time

  • Memory cycle time

  • Transfer rate

  • Performance

  • All of the above

Erklärung

Frage 40 von 49

1

The L2 cache is slower and typically larger than the L1 cache, and the L3 cache is slower and typically larger than the L2 cache

Wähle eins der folgenden:

  • WAHR
  • FALSCH

Erklärung

Frage 41 von 49

1

The L2 cache is faster and typically larger than the L1 cache, and the L3 cache is slower and typically larger than the L2 cache

Wähle eins der folgenden:

  • WAHR
  • FALSCH

Erklärung

Frage 42 von 49

1

Additional hardware is used to ensure that all updates to main memory via cache are reflected in all caches

Wähle eine der folgenden:

  • Bus watching with write through

  • Hardware transparency

  • Noncacheable memory

  • Software transparency

  • None of the above

Erklärung

Frage 43 von 49

1

Each cache controller monitors the address lines to detect write operations to memory by other bus masters

Wähle eine der folgenden:

  • Bus watching with write through

  • Hardware transparency

  • Noncacheable memory

  • Software transparency

  • None of the above

Erklärung

Frage 44 von 49

1

Only a portion of main memory is shared by more than one processor, and this is designated as:

Wähle eine der folgenden:

  • Bus watching with write through

  • Hardware transparency

  • Noncacheable memory

  • Software transparency

  • None of the above

Erklärung

Frage 45 von 49

1

Larger blocks increase the number of blocks that fit into a cache; because each block fetch overwrites older cache contents, a small number of blocks results in data being overwritten shortly after they are fetched

Wähle eins der folgenden:

  • WAHR
  • FALSCH

Erklärung

Frage 46 von 49

1

A state in which data requested for processing by a component or application is found in the cache memory

Wähle eine der folgenden:

  • cache hit

  • cache miss

  • cache overwrites

  • cache set

  • cache access time

Erklärung

Frage 47 von 49

1

The basic element of a semiconductor memory is:

Wähle eine der folgenden:

  • memory cell

  • cache memory

  • RAM

  • DRAM

  • None of the above

Erklärung

Frage 48 von 49

1

RAID stands for

Wähle eine der folgenden:

  • Random Access Integral Disk

  • Redundant Access Integral Disk

  • Random Array Independent Disk

  • Redundant Array Independent Disk

  • Redundant Access Independent Disk

Erklärung

Frage 49 von 49

1

Data are recorded on and later retrieved from the disk via a conducting coil named the tail

Wähle eins der folgenden:

  • WAHR
  • FALSCH

Erklärung