Alejandro Loureiro Garrido
Quiz by , created more than 1 year ago

Test de evaluación unidades 7 y 8

19
0
0
Alejandro Loureiro Garrido
Created by Alejandro Loureiro Garrido over 9 years ago
Close

Unidades 7-8

Question 1 of 20

1

En los procesadores superescalares, el número de instrucciones que se lanza en cada ciclo:

Select one of the following:

  • Es siempre múltiplo de 2

  • No es fijo

  • Es fijo

  • Es igual al número de ALUs

Explanation

Question 2 of 20

1

En un procesador VLIW es el compilador el que planifica las instrucciones a ejecutar.

Select one of the following:

  • True
  • False

Explanation

Question 3 of 20

1

En un procesador VLIW es el hardware el que planifica las instrucciones a ejecutar.

Select one of the following:

  • True
  • False

Explanation

Question 4 of 20

1

Indicar cuál de las siguientes no es una ventaja de los procesadores vectoriales:

Select one of the following:

  • Eliminación de las dependencias de control

  • Eficiencia en el acceso a memoria

  • Gran capacida de cómputo

  • Reducción de las dependencias de datos

Explanation

Question 5 of 20

1

Indicar qué representa V2 en la instrucción ADDSV V1,F1,V2:

Select one of the following:

  • Una dirección de memoria

  • Un registro escalar

  • El registro vectorial de destino

  • El registro vectorial de origen

Explanation

Question 6 of 20

1

Indicar cuál es el tiempo de ejecución de una operación entre vectores de longitud 16 en un cauce segmentado de 4 etapas, sabiendo que cada etapa se completa en 10 milisegundos:

Select one of the following:

  • 200 ms

  • 150 ms

  • 190 ms

  • 180 ms

Explanation

Question 7 of 20

1

Indicar qué representa F1 en la instrucción ADDSV V1,F1,V2:

Select one of the following:

  • Un registro escalar

  • Una dirección de memoria

  • El registro vectorial de destino

  • El registro vectorial de origen

Explanation

Question 8 of 20

1

En los procesadores VLIW, la planificación de la ejecución de las instrucciones es:

Select one of the following:

  • Dinámica

  • Forzada

  • Estática

  • Aleatoria

Explanation

Question 9 of 20

1

El grado en el que las instrucciones de un programa son independientes entre sí se denomina:

Select one of the following:

  • Paralelismo de la máquina

  • Paralelismo superescalar

  • Paralelismo vectorial

  • Paralelismo en las instrucciones

Explanation

Question 10 of 20

1

Indicar cómo se denomina la técnica que, en un procesador VLIW, permite eliminar ciertas dependencias de datos:

Select one of the following:

  • Emisión desordenada de bucles

  • Planificación estática de bucles

  • Renombrado de bucles

  • Desenrollado de bucles

Explanation

Question 11 of 20

1

Los procesadores vectoriales son del tipo:

Select one of the following:

  • MIMD

  • MISD

  • SIMD

  • SISD

Explanation

Question 12 of 20

1

La longitud y la ubicación de los vectores son dos aspectos fundamentales a tratar en un procesador vectorial.

Select one of the following:

  • True
  • False

Explanation

Question 13 of 20

1

Indicar cuál es el tiempo de ejecución de una operación entre vectores de longitud 32 en un cauce segmentado de 5 etapas, sabiendo que cada etapa se completa en 7 milisegundos:

Select one of the following:

  • 534 ms

  • 252 ms

  • 198 ms

  • 270 ms

Explanation

Question 14 of 20

1

La longitud del vector [1,2,3,4,5,7] es:

Select one of the following:

  • 3

  • 5

  • 6

  • 7

Explanation

Question 15 of 20

1

La principal diferencia entre los procesadores superescalares y los procesadores VLIW es:

Select one of the following:

  • La forma en la que se planifica la ejecución de las instrucciones

  • El número de unidades funcionales

  • La forma en la que se gestionan las dependencias

  • El número de unidades de acceso a memoria

Explanation

Question 16 of 20

1

Indicar cuál de las siguientes arquitecturas no realiza procesamiento escalar:

Select one of the following:

  • Procesador superescalar

  • Procesador VLIW

  • Procesador vectorial

  • Procesador segmentado

Explanation

Question 17 of 20

1

Indicar cuál de los siguientes no es un requisito de implementación para un procesador superescalar:

Select one of the following:

  • Contar con un mecanismo que implemente la técnica de desenrollado de bucles

  • Contar con un mecanismo para identificar dependencias

  • Contar con mecanismos para captar varias instrucciones a la vez

  • Contar con un sistema de memoria que permita múltiples accesos

Explanation

Question 18 of 20

1

Los procesadores vectoriales no trabajan con valores escalares aislados, por lo que no necesitan de una unidad especial para su tratamiento.

Select one of the following:

  • True
  • False

Explanation

Question 19 of 20

1

En los procesadores superescalares, la planificación de la ejecución de las instrucciones es:

Select one of the following:

  • Dinámica

  • Aleatoria

  • Estática

  • Forzada

Explanation

Question 20 of 20

1

En un procesador superescalar es el compilador el que planifica las instrucciones a ejecutar.

Select one of the following:

  • True
  • False

Explanation