Unidades 7-8

Descripción

Test de evaluación unidades 7 y 8
Alejandro Loureiro Garrido
Test por Alejandro Loureiro Garrido, actualizado hace más de 1 año
Alejandro Loureiro Garrido
Creado por Alejandro Loureiro Garrido hace más de 9 años
19
0

Resumen del Recurso

Pregunta 1

Pregunta
En los procesadores superescalares, el número de instrucciones que se lanza en cada ciclo:
Respuesta
  • Es siempre múltiplo de 2
  • No es fijo
  • Es fijo
  • Es igual al número de ALUs

Pregunta 2

Pregunta
En un procesador VLIW es el compilador el que planifica las instrucciones a ejecutar.
Respuesta
  • True
  • False

Pregunta 3

Pregunta
En un procesador VLIW es el hardware el que planifica las instrucciones a ejecutar.
Respuesta
  • True
  • False

Pregunta 4

Pregunta
Indicar cuál de las siguientes no es una ventaja de los procesadores vectoriales:
Respuesta
  • Eliminación de las dependencias de control
  • Eficiencia en el acceso a memoria
  • Gran capacida de cómputo
  • Reducción de las dependencias de datos

Pregunta 5

Pregunta
Indicar qué representa V2 en la instrucción ADDSV V1,F1,V2:
Respuesta
  • Una dirección de memoria
  • Un registro escalar
  • El registro vectorial de destino
  • El registro vectorial de origen

Pregunta 6

Pregunta
Indicar cuál es el tiempo de ejecución de una operación entre vectores de longitud 16 en un cauce segmentado de 4 etapas, sabiendo que cada etapa se completa en 10 milisegundos:
Respuesta
  • 200 ms
  • 150 ms
  • 190 ms
  • 180 ms

Pregunta 7

Pregunta
Indicar qué representa F1 en la instrucción ADDSV V1,F1,V2:
Respuesta
  • Un registro escalar
  • Una dirección de memoria
  • El registro vectorial de destino
  • El registro vectorial de origen

Pregunta 8

Pregunta
En los procesadores VLIW, la planificación de la ejecución de las instrucciones es:
Respuesta
  • Dinámica
  • Forzada
  • Estática
  • Aleatoria

Pregunta 9

Pregunta
El grado en el que las instrucciones de un programa son independientes entre sí se denomina:
Respuesta
  • Paralelismo de la máquina
  • Paralelismo superescalar
  • Paralelismo vectorial
  • Paralelismo en las instrucciones

Pregunta 10

Pregunta
Indicar cómo se denomina la técnica que, en un procesador VLIW, permite eliminar ciertas dependencias de datos:
Respuesta
  • Emisión desordenada de bucles
  • Planificación estática de bucles
  • Renombrado de bucles
  • Desenrollado de bucles

Pregunta 11

Pregunta
Los procesadores vectoriales son del tipo:
Respuesta
  • MIMD
  • MISD
  • SIMD
  • SISD

Pregunta 12

Pregunta
La longitud y la ubicación de los vectores son dos aspectos fundamentales a tratar en un procesador vectorial.
Respuesta
  • True
  • False

Pregunta 13

Pregunta
Indicar cuál es el tiempo de ejecución de una operación entre vectores de longitud 32 en un cauce segmentado de 5 etapas, sabiendo que cada etapa se completa en 7 milisegundos:
Respuesta
  • 534 ms
  • 252 ms
  • 198 ms
  • 270 ms

Pregunta 14

Pregunta
La longitud del vector [1,2,3,4,5,7] es:
Respuesta
  • 3
  • 5
  • 6
  • 7

Pregunta 15

Pregunta
La principal diferencia entre los procesadores superescalares y los procesadores VLIW es:
Respuesta
  • La forma en la que se planifica la ejecución de las instrucciones
  • El número de unidades funcionales
  • La forma en la que se gestionan las dependencias
  • El número de unidades de acceso a memoria

Pregunta 16

Pregunta
Indicar cuál de las siguientes arquitecturas no realiza procesamiento escalar:
Respuesta
  • Procesador superescalar
  • Procesador VLIW
  • Procesador vectorial
  • Procesador segmentado

Pregunta 17

Pregunta
Indicar cuál de los siguientes no es un requisito de implementación para un procesador superescalar:
Respuesta
  • Contar con un mecanismo que implemente la técnica de desenrollado de bucles
  • Contar con un mecanismo para identificar dependencias
  • Contar con mecanismos para captar varias instrucciones a la vez
  • Contar con un sistema de memoria que permita múltiples accesos

Pregunta 18

Pregunta
Los procesadores vectoriales no trabajan con valores escalares aislados, por lo que no necesitan de una unidad especial para su tratamiento.
Respuesta
  • True
  • False

Pregunta 19

Pregunta
En los procesadores superescalares, la planificación de la ejecución de las instrucciones es:
Respuesta
  • Dinámica
  • Aleatoria
  • Estática
  • Forzada

Pregunta 20

Pregunta
En un procesador superescalar es el compilador el que planifica las instrucciones a ejecutar.
Respuesta
  • True
  • False
Mostrar resumen completo Ocultar resumen completo

Similar

Arquitectura de Computadores
Diego Mauricio Riaño Rodriguez
ARQUITECTURA DE COMPUTADORES VON NEUMANN
nydiaimg
Clasificación de las arquitecturas según la taxonomía de Flynn
leidyganar
Arquitectura de Von Neumann
Luis Benitez
Arquitectura Von Neumann
Edgar A. Soto G.
Diferencias entre organizacion de computadores y la arquitectura
Javier Marmolejo Serrano
ORGANIZACION Y ESTRUCTURA DE UNA COMPUTADORA VON NEUMAN Y HARVARD
luis heber maldonado lombana
EVOLUCIÓN DEL PROCESAMIENTO DE DATOS
carlos giovanny rojas lopez
miguel ernesto saldarriaga
Miguel Saldarria
Máquina secuencial de programa almacenado
John J. Martinez
TAXONOMIA FLYNN
moacfibra