Creado por David Bratschke
hace casi 7 años
|
||
Bei welcher Form des Hauptspeichers
gestaltet sich der Zugriff aufwändiger und benötigt daher einen wesentlich komplexeren Speichercontroller?
Welche Funktion erfüllt der DRAM-Speichercontroller?
Warum wird beim DRAM ein komplexerer Speichercontroller als bei SRAM benötigt?
Nach welchen Kriterien optimiert der DRAM-Speichercontroller die Reihenfolge Zugriffe?
Was sind "DIMM"-Riegel und wofür werden diese genutzt?
Für was steht "SDRAM"?
Wo bzw. bei welchem PC-Bauteil
werden DRAM-Bausteine direkt auf die Platine gelötet?
Wie werden DRAM-Zellen zusammengefasst, so dass sie über eine Adressleitung auswählbar sind?
Über welche Leitung wird die einzelne Speicherzelle einer bereits über die Adressleitung selektierten DRAM-Zeile ausgewählt?
Wieviele Zellen gehören
bei DRAM zu einer Zeile?
Was ist ein "DRAM-Feld"?
Wieviele Zellen sind über eine Bitleitung miteinander verbunden?
Über welche Leitung wird die Zeile eines DRAM-Feldes ausgewählt?
Über welche Leitung wird eine Spalte eines DRAM-Feldes ausgewählt?
(bzw. geschrieben/gelesen)
Wie berechnet sich die Speicherkapazität eines DRAM-Feldes?
Wozu dienen die Strobe-Signale?
Wie heißen die beiden bei einem DRAM-Feld verwendeten Strobe-Signale?
Über welche Funktionseinheit wird die Zeilenadresse dekodiert und somit ausgewählt?
Was geschieht nachdem bei einem Zugriff eine DRAM-Zeile über den Zeilenadressdekoder ausgewählt wurde?
Wozu wird bei einem Zugriff auf eine DRAM-Zeile diese dann einem Schreibe-/Leseverstärker zugeführt?
Welchen Vorteil bietet die aufgeteilte Ansteuerung über RAS-und CAS-Signal bei DRAM-Speicher?
Über wieviele DRAM-Felder verfügt ein SDRAM-Baustein in der Regel?
Wozu werden bei SDRAM-Bausteinen zusätzliche Speicherbänke mit eigenen Adressregistern, Adressdekodern und Schreib-Leseverstärkern verwendet?
Wie wurde DRAM-Speicher vor Einführung von SDRAM angesprochen?
Was bedeutet das "synchron" bei SDRAM?
Wie erfolgt bei SDRAM der Zugriff auf die Zeilen- und Spalten innerhalb eines Bausteins,
asynchron oder synchron?
Wie nennt man SDRAM bei dem pro Takt bei steigender Flanke ein Speicherwort übertragen wird?
Wofür steht "SDR" bei SDR-SDRAM?
Was war der Nachteil vom
SDR-SDRAM?
Was kennzeichnet DDR-SDRAM im Gegensatz zum SDR-SDRAM?
Wo ist der Unterschied zwischen
DDR-SDRAM und DDR2-SDRAM?
Wieviele Speicherwörter werden
in wievielen Takten bei DDR3-SDRAM übertragen?
Welche Eigenschaften von Daten und Programmcode macht man sich bei DDR2- und DDR3-SDRAM zu nutze?
Welche Verbesserungen bietet
DDR4-SDRAM ggü. DDR3-SDRAM?
Was wurde bei DDR5-SDRAM
gegenüber DDR4 verbessert?
Worüber erfolgt üblicherweise die Anbindung des DRAM-basierten Hauptspeichers an den Prozessor?
Wie war bei älteren Systemen der Hauptspeicher (und weitere Komponenten) an den Prozessor angebunden?
Aus welchen zwei Komponenten bestand der Chipsatz, über den bei älteren Arbeitsplatzrechnern der Hauptspeicher und andere Komponenten angebunden waren?
Wie wurden der Memory Controller Hub(MCH) und Input/Output-Controllerhub (ICH) noch genannt?
Welche Komponenten waren wie über den MCH angebunden?
Wie war der "ICH" an den Hauptprozessor angebunden?
Welche Komponenten waren über "ICH" angeschlossen?
Wofür stehen die Abkürzungen
"P-ATA" und "S-ATA"?
Wie sind bei aktuellen
(Intel-)Systemen die schnelleren Schnittstellen wie Speicher- und Grafikcontroller an den Prozessor angebunden?
Wofür steht die Abkürzung "PCI"?
Wie wird der "ICH"
im Intel-Sprachgebrauch bei aktuellen Systemen genannt? Und warum?