Wozu dient die JTAG-UART in ihrem SopC?
Wie kann man beeinflussen, dass die Abarbeitung von Interrupts möglichst schnell geschieht?
Welche Abklärungen machen Sie, bevor Sie eine Floating-Point ALU in Ihr SopC einbauen?
Nennen Sie drei Hilfsmittel, die Ihnen helfen aufzuzeigen, wo die Nios 2 CPU viel Rechenzeit benötigt.
Wozu dient ein Tristate Conduit Pin Sharer?
Wozu dient die System-ID Komponente in ihrem SopC?
Welche Vorteile bringen Tightly Coupled Memories?
Heutige FPGAs haben Gigabit Tranciever (GBT). Was ändert das bei der Implementation von PCIe gegenüber älteren FPGAs ohne GBT?
Was sind die Hauptgründe, weshalb der NIOS II Core langsamer ist als die ARM Prozessoren auf den neuen SOC FPGAs?
Ist das Avalon-MM Interface Multi Master fähig? Falls nein, bitte begründen. Falls ja, nennen sie ein Beispiel wo dies zum Tragen kommt.
Beim Herunterladen des SW-Images auf das FPGA kommt folgende Fehlermeldung:
system timestamp mismatch
Nennen sie zwei Ursachen dafür:
Die Analyse von ihrem Software Code ergibt, dass die meiste CPU-Zeit in der Funktion alt_u32_calculate_checksum(alt_u32 *memory_block_base_ptr) verbraucht wird.
Wie können Sie ihr System optimieren?
Nennen sie zwei Beispiele von Character Mode Devices:
Verfügt der NIOS II Core über eine Floating Point ALU? Begründen Sie.
Sie entwickeln ein Multiprozessorsystem mit zwei NIOS II, welche sich ein BlockRAM für den Datenaustausch teilen. Was ist zu beachten beim Speicherzugriff?