Proces zgłaszania PIC trwająca obsługę przerwania za pomocą sygnału:
• AOCs
• INTA
• IRQ
• IO
Rejestrem którego zawartość jest zwiększana o 1 po pobraniu kolejnego rozkazu jest:
• Akumulator
• Licznik rozkazów
• Rejestr instrukcji
• Stos
Selektywnego wyzerowania bitu rejestru dokonuje się przy pomocy funkcji:
• And
• XOR
• Or
• NOR
Procesor 8051 zawiera rejestry:
• 8 i 16 bit
• Wyłącznie 8 bit
• Wyłącznie 16 bit
• 8,16 i 32 bit
Maksymalne wykorzystanie możliwości adresowania systemu x51 zapewnia pamięć o organizacji:
• 32k x 8
• 64k x 8
• 32k x 16
• 64k x 16
Możliwość tylko jednokrotnego zaprogramowania przez użytkownika charakteryzuje się pamięć:
• ROM
• FLASH
• OTP
• DRAM
Najkrótszy czas kasowania spośród wymienionych charakteryzuje pamięć:
• PROM
• EPROM
Przy adresowaniu natychmiastowym adres operandu podawany jest w:
• Kodzie rozkazu
• Komórce zew. Pamięci danych
• Rejestru ogólnego przeznaczenia
• Nie jest podawany
Dostęp do zewnętrznej pamięci danych procesora x51 jest możliwy przez adresowanie:
• Tylko pośrednie
• Tylko bezpośrednie
• Bezpośrednio i pośrednio (64kB)
• Bezpośrednio (256kB) i pośrednie (64kB)
Najmniejsze ryzyko zgubienia transmitowanych znaków ma obsługa sterownika RS przy:
• Włączonym FIFO i sprzętowym potwierdzeniu transmisji
• Włączonym FIFO bez sprzętowego potwierdzenia transmisji
• Wyłączonym FIFO i sprzętowym potwierdzeniu transmisji
• Wyłączonym FIFO ze sprzętowym potwierdzeniu transmisji
Spośród wymienionych narzędzi projektowo-uruchomieniowych charakter sprzętowy ma:
• IDE
• Symulator
• Emulator ROM
• Monitor programowy
Pamięć programu procesora 8051 jest pamięcią:
• RAM
• SAM
• FIFO
Rozkaz ORL A,R1 wykorzystuje adresowanie:
• Implikowane
• Bezpośrednie
• Natychmiastowe
• Pośrednie
Skok warunkowy procesora X51 nie może nastąpić w wyniku:
• Ustawienia określonego bitu
• Wyzerowania rejestru roboczego
• Wyzerowania akumulatora
• Nierówności porównywanych wartości
Rozkaz MOVX @DPTR,A powoduje odczyt:
• Akumulatora
• Zewnętrznej pamięci danych
• Pamięci programu
• Wewnętrznej pamięci danych
Charakteru znakowego nie ma standard transmisji:
• CAN
• RS232
• RS422S
• RS485
Maksymalny współczynnik podziału częstotliwości przez układ 8254 wynosi:
• 2^16
• 2^32
• 2^48
• 2^2048
Żądanie obsługi jest zgłaszane przez urządzenie zewnętrzne za pomocą sygnału:
• ACK
• DO
19. Roli pamięci podręcznej nie pełni nigdy:
• Rejestr ogólnego przeznaczenia
Przy zastosowaniu potokowego przetwarzania rozkazów szybkość wykonywania programu:
• Maleje
• Nie zmienia się
• Rośnie
Elementem funkcjonalnym realizującym kontrole priorytetów jest:
• PIC
• ALU
• Układ zerujący
Pamięć o 12-bitowej szynie transmisji jest pamięcią organizacji:
• 1024x32
• 4096x16
• 2048x8
• 2048x16
W pamięci DRAM bit informacji jest pamiętany dzięki:
• Kierunkowi pływającej bramki
• Ładunkowi pojemności tranzystora
• Brakowi obecności połączenia
• Działaniu przerzutnika
Odświeżanie jest charakterystyczne dla pamięci:
• SRAM
Z wymienionych trybów adresowania krótszego formatu instrukcji wymaga adresowanie:
• Implikowanego
• Natychmiastowego
• Bezpośredniego
• Pośredniego
Rejestrem przechowującym adres kolejnego rozkazu jest:
• Rejestr informacji
W synchronicznym przerzutniku RS łączna liczba wejść i wyjść wynosi:
• 3
• 4
• 5
• 6
Zapis stałej do komórki pamięci wewnętrznej procesora x51 dokonuje:
• Mov 84, ##AAh
• Mov R1,#AAh
• Mov 84,#0h
• Mov 84,#R0
Przy niespełnieniu warunku rozkazu skoku warunkowego nastąpi:
• Skok do następnego rozkazu
• Wykonanie następnego rozkazu
• Oczekiwanie na (brak txt)
Rejestr DTPR systemów x51 jest wykorzystywany do:
• Przechowywania znaczników
• Dostępu do pamięci wewnętrznej
• Dostępu do pamięci zewnętrznej
• Przechowywaniu adresów
Z wymienionych standardów transmisji szeregowej najmniejszą elektromagnetyczną ma:
• RS 232
• RS 422
• RS 445
Licznik układu 8254 w modzie 2 generuje sygnał PW24. Dokonując zmian stanu licznika można zmieniać współczynnik [%]:
• 1%
• 2%
• 5%
• 10%
Matryca pamięci o pojemności 256 B odpowiada:
• 16 linii słów
• 32 linii słów
• 64 linii słów
• 128 linii słów
Rozkaz MOV A,@R0 powoduje odczyt:
Nie jest parametrem dynamicznym:
• Przetrzymywanie adresu względem CAS
• Dostępu względem CAS
• Tworzenie impulsu programowego
• Ustalenie danych względem CAS
Najdłuższy czas kasowania spośród wymienionych charakteryzuje pamięć:
• Flash
• EEPROM
Nie jest elementem funkcjonalnym pamięci OTP:
• dekoder kolumn
• wzmacniacz odczytu
• matryca pamięci
• bufor danych wyjściowych
Pamięć statyczna wyposażona w wewnętrzne zasilanie bateryjne to:
• NVRAM
• VRAM
Zwielokrotnienia sprzętu wymaga się w przypadku przetwarzania potokowego:
• Szeregowego
• Równoległego
• Szeregowo-równoległego
• Żadnego z powyższych
Przepustowość szyny synchronicznej zależy od:
• Szerokości szyny
• Częstotliwości sygnału synchronicznego
• Szerokości szyny i częstotliwości sygnału synchronizującego
• Żadnej z powyższych
Mikroprocesor 87C51 to mikroprocesor:
• Bez pamięci programu
• Z pamięcią ROM programowalną
• Z pamięcią EPROM
Handshaking stanowią:
• Piny 1 i 2
• Piny 2 i 3
• Piny 3 i 4
• Piny 4 i 5
• Piny 5 i 6
Faktoryzacja jest to:
• Zastosowanie rozdzielności dzielenia względem dodawania
• Zastosowanie rozdzielności mnożenia względem dodawania
• Zastosowanie przemienności mnożenia
• Zastosowanie przemienności dodawania
Do odczytania danych zawartych w pamięci programu mikrokontrolera x51 służy adresowanie:
• Wskaźnikowe
• Względne
Jeżeli sygnał wyjściowy zależy tylko od sygnału wejściowego to taki układ nazywamy:
• Sekwencyjnym
• Synchronicznym
• Kombinacyjnym
• Asynchronicznym
Wyścigi i hazardy nie występują w układach:
• Sekwencyjnych
• Synchronicznych
• Kombinacyjnych
• Asynchronicznych
Dla linii RS o długości 1 km maksymalna szybkość transmisji wynosi:
• 100 kBodów
• 1000 kBodów
• 100 Bodów
W trybie 2 układu 8254 wprowadzenie nowego stanu początkowego powoduje jego użycie:
• Po przejściu sygnału wyzwalającego
• Od resetu
• Po przekręceniu się licznika
• Żaden z powyższych
Kod CRC jest to sekwencja:
• 16 bitowa
• 4 bitowa
• 15 bitowa
• 7 bitowa
Sygnał HLD wysłany do procesora oznacza:
• Zadanie do procesora aby odłączył się od szyny
• Żądanie obsługi przerwania
• Żądanie wykonania rozkazu
Stos jest pamięcią:
• LIFO
• LILO
• FELO
Rozkazy sterowania są generowane na podstawie:
• RI
• PC
• SP
• XY
Obsługa DMA może być wymuszona przez:
• Procesor
• Przetwornik I/O
• Procesor oraz sterownik I/O
Podstawowa różnica między RAM i ROM to:
• Wzmacniacz odczytu
• Bramka pływająca
• Tranzystor bipolarny
• Żadna z powyższych
Standardem transmisji szeregowej o najniższym prawdopodobieństwie niewykrycia błędów transmisji jest:
• Nie ma różnica między standardami
Jeżeli o obecności danych w buforze odbiornika RS232 informuje stanem "1", MSB rejestru LSR, to instrukcja sprawdzenia obecności danych w buforze ma postać :
• If (port(LSR) or $80 <> 0 then…
• If (port(LSR) and $01 <> = then…
• If (port(LSR) or $01 <> 0 then…
• If (port(LSR) and $80 <> 0 then…
Rozkaz MOV A, 40h wykorzystuje adresowanie :
Procesor 8051 dysponuje uniwersalnymi liniami I/O w liczbie:
• 16
• 24
• 8
• 32
Rozkaz MOV A, #40h wykorzystuję adresowanie :
Rejestrem procesora wykorzystywanym do realizacji pamięci LIFO jest :
• PSW
• ACC
Procesor 8051 jest procesorem :
• Superskalarnym
• Superpotokowym
• CISC
• RISC
Przedstawiony symbol graficzny oznacza wejście zegarowe przerzutnika:
• Statyczne aktywowane poziomem logicznym 0
• Dynamiczne aktywowane opadającym zboczem sygnału zegarowego
• Statyczne aktywowane poziomem logicznym 1
• Dynamiczne aktywowane narastającym zboczem sygnału zegarowego
Liczba wejść danych mulitpleksera W, związana jest z liczbą jego wejść adresowanych A formułą :
• W =1
• W = A/2
• W = 2^A
• W = 2*A
Kontrola parzystości w standardzie RS232 jest:
• 1-bitowa
• 2-bitowa
• 3-bitowa
• 4-bitowa
Ekwiwalentem arytmetycznym przesunięcia zawartości akumulatora o 2 bity w prawo jest :
• Dzielenie bez reszty przez 4
• Dzielenie bez reszty przez 2
• Mnożenie przez 2
• Mnożenie przez 4
Wymuszenie formatu 8,N,1 wymaga zapisu do 5 młodszych bitów rejestru LCR wartości:
• 03h
• 05h
• 1Dh
• 0Dh
Rozkaz ORL A,@R1 wykorzystuje adresowanie:
Najbardziej skomplikowaną budowę matrycy pamiętającej (tranzystorów/bit) charakteryzuję pamięć :
Pamięć o organizacji 2048x16 wymaga szyny adresowej o szerokości :
• 12 bitów
• 11 bitów
• 10 bitów
• 9 bitów
Demultiplekserem nazywamy układ logiczny służący do :
• Mnożenie dwóch liczb binarnych
• Przesyłania informacji z jednego z wielu wejść na jedno wyjście
• Każdy wielowejściowy układ kombinacyjny
• Przesyłania informacji z jednego wejścia na jedno z wielu wyjść
Kasowanie w wyniku naświetlania światłem ultrafioletowym jest charakterystyczne dla pamięci :
• MaskROM
Licznik 8254 pracujący w trybie zliczania impulsów może dokonać poprawnego pomiaru częstotliwości 650 kHz w bramce nie dłużej niż około :
• 10 sec
• 5 sec
• 0,1 sec
• 2 sec
Przy adresowaniu 16-bitowym przestrzeń adresowa wynosi :
• 64 kB
• 8 kB
• 256 B
• 128 kB
Środowisko EdSim51 jest narzędziem projektowo-uruchomieniowym typu :
• Program śledzący
Twierdzeniem algebry Boole'a nie jest :
• X n 1 = X
• X n 0 = 0
• X n X = X
• X n nie X = 1
Zastąpienie w projektowanym systemie mikroprocesorowym programowej realizacji pewnych funkcji ich realizacją sprzętową powoduje :
• Ułatwienie ew. modyfikacji systemu
• Wzrost czasu testowania oprogramowania
• Wzrost niezawodności systemu
• Wzrost poboru mocy
Jeżeli adres bazowy sterownika RS wynosi 378h, a offset rejestru sterującego 6, to adres bezwzględny tego rejestru sterującego wynosi :
• 376h
• 384h
• 6h
• 37Eh
Bufor odbierania znaków w typowym sterowniku RS232 jest pamięcią :
Zależność czasu programowego wyznaczenia wartości funkcji logicznej od bieżącego stanu zmiennych wejściowych charakteryzuję metodę :
• Tablicową
• Specjalizowaną realizującą sekwencje sprawdzeń stanu zmiennych wejściowych
• Żadną z wymienionych
• Specjalizowana realizującą operację wynikające z postaci funkcji logicznej
1-wire jest standardem transmisji:
• Żadnej z wymienionych
• Szeregowej synchronicznej
• Szeregowej asynchronicznej
• Równoległej
Dostęp do danych ze stosu odtwarzających stan procesora po zakończeniu ISR odbywa się w trybie :
• Żadne z powyższych
Rejestrem przechowującym adres wierzchołka jest :
• Liczników rozkazów
• Rejestr wskaźników
• Wskaźnik stosu
• 16-bitowym
• 8-bitowym
• 4-bitowym
• 32-bitowym
Zgodnie z prawami algebry Boole'a X xor X =
• 0
• 1
• Nie X
• X
Multiplekser to urządzenie służące do :
• Mnożenie liczb binarnych
• Przesyłania informacji z jednego wejścia na wiele wyjść
• Przesyłania informacji z wielu wejść na jedno wyjście
Maksymalny współczynnik podziału częstotliwości przez licznik 8254 zliczający w kodzie BCD wynosi :
• 2 do potęgi 16 -1
• 9999
• 10 do potęgi 5
• 65536
Maksymalna wartość dziesiętna zapisana w 8-pozycyjnym kodzie BCD8421 wynosi :
• 4095
• 99
• 255
• 999
Najkrótszy kompletny (łącznie z bitami technicznymi) znak standardu RS232 zawiera :
• 7 bitów
• 5 bitów
• 8 bitów
Jeżeli adres bezwzględny rejestru sterującego wynosi 3F2h, a jego offset 8, to adres bazowy sterownika RS wynosi :
• 378h
• 388h
• 3EAh
Przy formacie znaków 8, N, 1 i prędkości transmisji 9600 bps, czas transmisji kompletnego znaku wynosi około :
• 1 ms
• 2 ms
• 0,5 ms
• 0,05 ms
Metoda obsługi wejścia/wyjścia o potencjale największym opóźnienia reakcji na zderzenie ma:
DMA
Wielopoziomowa obsługa przerwań
Odpytywanie programowe
jednopoziomowa obsługa przerwań
Selektywnego ustawienia bitu rejestru dokonuję się przy pomocy funkcji :
or
and
not
xor
Zastąpienie w projektowanym systemie mikroprocesorowym programowej realizacji pewnych funkcji ich realizacją programową powoduje :
spadek niezawodności systemu
wzrost poboru mocy
ułatwia ew modyfikacje systemu
spadek czasu testowania oprogramowania
Dostęp do wewnętrznej pamięci danych procesora x51 jest możliwy przez adresowanie:
tylko pośrednie
bezpośrednie i pośrednie
tylko bezpośrednie
bezpośrednie, pośrednie i implikowane
Przy adresowaniu 16-bitowym pamięci o organizacji bajtowej jej pojemność wynosi:
20K Bajtów
64K Bajty
128K Bajtów
128kbitów
Dżordż to flet
Tak
Nie
Może