Alejandro Loureiro Garrido
Test por , creado hace más de 1 año

Test de evaluación unidades 7 y 8

15
0
0
Alejandro Loureiro Garrido
Creado por Alejandro Loureiro Garrido hace alrededor de 9 años
Cerrar

Unidades 7-8

Pregunta 1 de 20

1

En los procesadores superescalares, el número de instrucciones que se lanza en cada ciclo:

Selecciona una de las siguientes respuestas posibles:

  • Es siempre múltiplo de 2

  • No es fijo

  • Es fijo

  • Es igual al número de ALUs

Explicación

Pregunta 2 de 20

1

En un procesador VLIW es el compilador el que planifica las instrucciones a ejecutar.

Selecciona uno de los siguientes:

  • VERDADERO
  • FALSO

Explicación

Pregunta 3 de 20

1

En un procesador VLIW es el hardware el que planifica las instrucciones a ejecutar.

Selecciona uno de los siguientes:

  • VERDADERO
  • FALSO

Explicación

Pregunta 4 de 20

1

Indicar cuál de las siguientes no es una ventaja de los procesadores vectoriales:

Selecciona una de las siguientes respuestas posibles:

  • Eliminación de las dependencias de control

  • Eficiencia en el acceso a memoria

  • Gran capacida de cómputo

  • Reducción de las dependencias de datos

Explicación

Pregunta 5 de 20

1

Indicar qué representa V2 en la instrucción ADDSV V1,F1,V2:

Selecciona una de las siguientes respuestas posibles:

  • Una dirección de memoria

  • Un registro escalar

  • El registro vectorial de destino

  • El registro vectorial de origen

Explicación

Pregunta 6 de 20

1

Indicar cuál es el tiempo de ejecución de una operación entre vectores de longitud 16 en un cauce segmentado de 4 etapas, sabiendo que cada etapa se completa en 10 milisegundos:

Selecciona una de las siguientes respuestas posibles:

  • 200 ms

  • 150 ms

  • 190 ms

  • 180 ms

Explicación

Pregunta 7 de 20

1

Indicar qué representa F1 en la instrucción ADDSV V1,F1,V2:

Selecciona una de las siguientes respuestas posibles:

  • Un registro escalar

  • Una dirección de memoria

  • El registro vectorial de destino

  • El registro vectorial de origen

Explicación

Pregunta 8 de 20

1

En los procesadores VLIW, la planificación de la ejecución de las instrucciones es:

Selecciona una de las siguientes respuestas posibles:

  • Dinámica

  • Forzada

  • Estática

  • Aleatoria

Explicación

Pregunta 9 de 20

1

El grado en el que las instrucciones de un programa son independientes entre sí se denomina:

Selecciona una de las siguientes respuestas posibles:

  • Paralelismo de la máquina

  • Paralelismo superescalar

  • Paralelismo vectorial

  • Paralelismo en las instrucciones

Explicación

Pregunta 10 de 20

1

Indicar cómo se denomina la técnica que, en un procesador VLIW, permite eliminar ciertas dependencias de datos:

Selecciona una de las siguientes respuestas posibles:

  • Emisión desordenada de bucles

  • Planificación estática de bucles

  • Renombrado de bucles

  • Desenrollado de bucles

Explicación

Pregunta 11 de 20

1

Los procesadores vectoriales son del tipo:

Selecciona una de las siguientes respuestas posibles:

  • MIMD

  • MISD

  • SIMD

  • SISD

Explicación

Pregunta 12 de 20

1

La longitud y la ubicación de los vectores son dos aspectos fundamentales a tratar en un procesador vectorial.

Selecciona uno de los siguientes:

  • VERDADERO
  • FALSO

Explicación

Pregunta 13 de 20

1

Indicar cuál es el tiempo de ejecución de una operación entre vectores de longitud 32 en un cauce segmentado de 5 etapas, sabiendo que cada etapa se completa en 7 milisegundos:

Selecciona una de las siguientes respuestas posibles:

  • 534 ms

  • 252 ms

  • 198 ms

  • 270 ms

Explicación

Pregunta 14 de 20

1

La longitud del vector [1,2,3,4,5,7] es:

Selecciona una de las siguientes respuestas posibles:

  • 3

  • 5

  • 6

  • 7

Explicación

Pregunta 15 de 20

1

La principal diferencia entre los procesadores superescalares y los procesadores VLIW es:

Selecciona una de las siguientes respuestas posibles:

  • La forma en la que se planifica la ejecución de las instrucciones

  • El número de unidades funcionales

  • La forma en la que se gestionan las dependencias

  • El número de unidades de acceso a memoria

Explicación

Pregunta 16 de 20

1

Indicar cuál de las siguientes arquitecturas no realiza procesamiento escalar:

Selecciona una de las siguientes respuestas posibles:

  • Procesador superescalar

  • Procesador VLIW

  • Procesador vectorial

  • Procesador segmentado

Explicación

Pregunta 17 de 20

1

Indicar cuál de los siguientes no es un requisito de implementación para un procesador superescalar:

Selecciona una de las siguientes respuestas posibles:

  • Contar con un mecanismo que implemente la técnica de desenrollado de bucles

  • Contar con un mecanismo para identificar dependencias

  • Contar con mecanismos para captar varias instrucciones a la vez

  • Contar con un sistema de memoria que permita múltiples accesos

Explicación

Pregunta 18 de 20

1

Los procesadores vectoriales no trabajan con valores escalares aislados, por lo que no necesitan de una unidad especial para su tratamiento.

Selecciona uno de los siguientes:

  • VERDADERO
  • FALSO

Explicación

Pregunta 19 de 20

1

En los procesadores superescalares, la planificación de la ejecución de las instrucciones es:

Selecciona una de las siguientes respuestas posibles:

  • Dinámica

  • Aleatoria

  • Estática

  • Forzada

Explicación

Pregunta 20 de 20

1

En un procesador superescalar es el compilador el que planifica las instrucciones a ejecutar.

Selecciona uno de los siguientes:

  • VERDADERO
  • FALSO

Explicación