Ordenar de mayor a menor rapidez de velocidad de acceso, los siguientes elementos que se encuentran en un ordenador personal:
Memoria cache, memoria principal, bancos de registros, discos duros.
Bancos de registros, memoria cache, memoria principal, discos duros.
Bancos de registros, memoria cache, discos duros, memoria principal.
Memoria cache, bancos de registros, memoria principal, discos duros.
Si tenemos un problema de hiperpaginación (Trashing) en un equipo, ¿Qué podemos hacer para solucionarlo?
Aumentar la memoria virtual
Aumentar el disco duro
Aumentar el número de procesadores
Aumentar la memoria física
La hiperpaginación (thrashing) en sistemas operativos, hace referencia a:
Utilizar páginas de tamaño muy pequeño
Utilizar páginas de tamaño muy grande
Tener una tasa excesiva de fallos de página, tardando el sistema más tiempo en paginar que en ejecutar procesos.
Utilizar procesos de tamaño muy pequeño para favorecer su paginación.
En un sistema de memoria paginada, la tabla donde se almacena la correspondencia entre direcciones lógicas y físicas, se denomina:
TLB: Translation Lookaside Buffer.
TTL: Translation Table Location.
ATL: Address Translation Lookup.
ATB: Address Table Buffer.
En un sistema operativo, cuando hay suficiente memoria para ubicar un nuevo proceso, pero no se le puede asignar porque el espacio disponible no está contiguo, se le denomina:
Segmentación.
Paginación.
Fragmentación externa.
Fragmentación interna.
En un sistema operativo (S.O) con memoria virtual, cuando un proceso en ejecución genera un fallo de página:
Se cierran todos los procesos en ejecución ya que es un error grave del sistema operativo.
El S.O busca la página en memoria secundaria y la carga en memoria principal.
El S.O interrumpe la ejecución del proceso y lo pone en la cola de errores.
En un sistema con memoria virtual nunca hay fallos de página.
En relación a los sistemas de memoria virtual, ¿Cuál de las siguientes afirmaciones es cierta?
Las tablas de páginas son usadas para traducir de direcciones de memoria real a memoria virtual
La paginación minimiza la fragmentación interna y elimina la externa
El único modo de implementar memoria virtual es mediante paginación
Cuando se pide una dirección que se encuentra en una página que no está situada en memoria principal, se produce un fallo de página y se continúa con la ejecución del proceso.
Relacionado con la gestión de memoria, la técnica de paginación puede provocar:
La tabla de páginas se quede sin memoria provocando un error de Memory Exception
Fragmentación interna
Fragmentación externa
Fragmentación interna y externa a la vez
En lo que respecta a las tecnologías de memoria SRAM y DRAM, el elemento activo es:
Un biestable (latch) en DRAM y un condensador en SRAM.
Un biestable (latch) en SRAM y un condensador en DRAM
En ambas tecnologías es un biestable (latch)
En ambas tecnologías es un condensador
Respecto a las memorias RAM de tipo SRAM diga cuál de las siguientes respuestas es INCORRECTA:
Es más costosa que la memoria DRAM
Son las siglas inglés de Synchronous Random-Access Memory
Su uso más común está en la memoria caché de los ordenadores
Capaz de mantener los datos, mientras siga alimentada, sin necesidad de circuito de refresco.
Señale cuál de las siguientes es un tipo de memoria estática de acceso aleatorio (RAM):
XDR RAM
FPM-RAM
RDRAM
NVRAM
¿Qué nombre recibe la memoria encargada de almacenar la configuración básica del equipo?
RAM
ROM
RAM-CMOS
ROM-CMOS
El programa incorporado en un microprocesador de la placa base, que se encarga de realizar las funciones básicas de manejo y configuración de ordenador, se denomina:
Sistema Operativo.
Driver de control interno.
BIOS.
Chipset.
Señale la afirmación correcta. Las memorias flash:
Son de tipo volátil.
Permiten que múltiples posiciones de memoria sean escritas o borradas en una misma operación de programación mediante impulsos eléctricos.
Se pueden escribir un número ilimitado de veces.
Constan de una serie de platos metálicos apilados girando a gran velocidad.
La clasificacion de Flynn divide a las computadoras en cuatro grupos principales. Indique el ERRONEO:
SISD
SIMD
MISD
SSMD
En los sistemas multiprocesador, los sistemas MIMD se caracterizan por:
Varias unidades funcionales realizan diferentes operaciones sobre diferentes datos
Una única unidad funcional realiza varias operaciones sobre diferentes datos
Varias unidades funcionales realizan operaciones similares sobre datos diferentes
Una única unidad funcional realiza una única operación sobre diferentes datos
Seleccione la respuesta que indica una característica que NO pertenece a una arquitectura de procesadores RISC:
Arquitectura del tipo load/store para registros
Muchos registros de propósito general
Muchos registros de uso dedicado y pocos registros de uso genérico
Sistema cableado de instrucciones en CPU
La técnica que permite solapar instrucciones mediante la división de su ejecución en etapas se denomina:
Parametrización
Segmentación
Multiplexación
Paginación
Cuando se habla de un procesador de dos núcleos significa que:
Hay dos chips que están trabajando independientemente y al mismo tiempo
Cada uno accede a una partición distinta del disco duro
Cada uno accede a un bloque de memoria RAM distinto
Un núcleo ejecuta las instrucciones lógicas y el otro las instrucciones aritméticas.
Ordene de mayor a menor potencia los siguientes procesadores:
Intel Core i7, Intel Core i3, Intel Celeron e Intel Atom.
Intel Core i3, Intel Core i7, Intel Celeron e Intel Atom.
Intel Core i3, Intel Core i7, Intel Atom e Intel Celeron.
Intel Atom, Intel Celeron, Intel Core i7 e Intel Core i3.
La potencia de un microprocesador mide en FLOPS, unidad que indica:
El número de accesos a memoria que es capaz de realizar en un segundo
La frecuencia de la señal de reloj del microprocesador
El número de operaciones de coma flotante por segundo que puede realizar
El número de millones de instrucciones por segundo que puede procesar
Los megaflops miden:
El rendimiento de un procesador en millones de operaciones de coma flotante por segundo.
El rendimiento de un procesador en miles de operaciones de coma flotante por minuto.
El rendimiento de una memoria de millones de operaciones de entrada-salida por segundo.
El rendimiento de un procesador en miles de operaciones por segundo.
¿Qué ley establece que “la mejora obtenida en el rendimiento de un sistema al utilizar algún modo de ejecución más rápido está limitada por la fracción de tiempo que se pueda utilizar ese modo más rápido”?
Ley de Gustafson
Ley de Metcalfe
Ley de Amdahl
Ley de Machrone
Según la arquitectura de Von Neumann, la unidad del ordenador que se encarga de supervisar la transferencia de información e indica a la unidad aritmético lógica cual operación debe ejecutar es:
Unidad Aritmético-lógica
Unidad de control
Unidad de Entrada/Salida
Unidad de arranque
Según la arquitectura de Von Neumann, señale cuál es la unidad del ordenador que se encarga de leer las instrucciones de máquina almacenadas en Memoria principal:
Unidad Aritmético-lógica.
Unidad de Control.
Unidad de Entrada / Salida.
Unidad de arranque.
En el registro de instrucciones de la unidad central de proceso, tenemos la información referente a:
Las instrucciones que se ejecutan en lenguaje C
Las instrucciones necesarias para la carga inicial del sistema operativo
El código de las microinstrucciones generadas por el kernel
La instrucción que se está ejecutando
El tipo de datos de entrada de una ALU (Unidad Aritmético Lógica) son:
Acumuladores
Operandos
Interrupciones
Registros
Cuando el resultado de una operación aritmética en un ordenador supera la longitud prevista para el resultado se dice que hay:
OVERLAP
OVERLAY
OVERFLOW
OVERBIT
Señale cuál es la técnica de Entrada / Salida que requiere una mayor intervención de la Unidad Central de Proceso:
Interrupciones.
Acceso Directo a Memoria por robo de ciclos.
Acceso Directo a Memoria por ráfagas.
Programada.
Los posibles estados de un Proceso son todos los siguientes, excepto:
En Ejecución.
Bloqueado.
Listo para Ejecutar.
Ocioso.
El algoritmo de Peterson corresponde a:
Un algoritmo de ordenación de listas.
Un método de ordenación en un sistema distribuido.
Una política de sustitución de páginas al producirse un fallo de página.
Una solución al problema de la exclusión mutua.
En un sistema operativo, señale cómo se denomina al planificador de la CPU que puede cambiar un proceso de memoria a disco haciéndolo entrar más tarde:
Planificador a corto plazo.
Planificador a medio plazo.
Planificador a largo plazo.
Planificador de trabajos.
Señale la respuesta correcta sobre la planificación del Sistema Operativo:
Una disciplina de planificación es apropiada si se le puede retirar la CPU a un proceso mientras está en ejecución
El algoritmo de planificación SJF (primero el trabajo más corto) es una disciplina apropiativa
Una disciplina de planificación es no apropiativa si se le puede retirar la CPU a un proceso mientras está en ejecución.
El algoritmo de planificación del tiempo restante más corto (SRT) es una disciplina no apropiativa.
Señale la respuesta FALSA, en relación con el algoritmo de planificación SRTF (Shortest Remaining Time First):
Es una versión de SJF.
Cada vez que entran trabajos se interrumpe el actual y se compara el tiempo restante de éste con el de los entrantes.
Si hay un trabajo nuevo más corto que lo que le falta al actual en CPU, echamos el actual y metemos el nuevo.
Cada proceso tiene un tiempo límite de uso de CPU llamado quantum q.
En relación con la planificación de procesos de un sistema operativo, ¿qué se entiende por Round Robin?
A cada proceso se le asigna una prioridad.
A cada proceso se le asigna un intervalo de tiempo de ejecución según una cola circular.
Es prioritario el trabajo más corto.
Los procesos se ejecutan por turno de llegada.
Seleccione la respuesta correcta con respecto al algoritmo de planificación Round Robin, es un algoritmo que:
Provoca desplazamientos indefinidos
Hace uso de “quantum” o “time-slice”
Prioriza el proceso cuyo tiempo restante sea menor
Prioriza el proceso más corto
Indique el algoritmo de asignación de turno de ejecución consistente en asignar a cada proceso un Intervalo de tiempo de ejecución, y cada vez que se vence ese intervalo se le asigna su turno a otro proceso:
Por prioridad.
Tasa de respuesta más alta,
SJF (Shortest Job First).
Round Robin.
El algoritmo de planificación SRR (Selfish Round Robin) es una variante del algoritmo Round Robin, la cual consiste en que:
Emplea dos colas, una para los procesos nuevos y otra para los procesos antiguos
Emplea 32 colas, una para cada prioridad, donde la 0 es la cola de prioridad más baja y la 31 la prioridad más alta
La longitud de quantum se calcula cuando se produce una conmutación de contexto
Se aumente la longitud del quantum actual en un valor fijo T cada vez que llega un nuevo proceso
El algoritmo SRR (Selfish Round Robin):
No distingue procesos nuevos y procesos parcialmente ejecutados
Los procesos que entran en cola de procesos nuevos son atendidos según el algoritmo Round Robin
Es una variante del algoritmo Round Robin que se basa en dar un mejor servicio a los procesos nuevos.
Favorece a los procesos parcialmente ejecutados.
En arquitectura de ordenadores, la MMU (Memory Management Unit) realiza, entre otras, una de las siguientes tareas. Indíquela:
Lee de memoria instrucciones CISC y las traduce a microinstrucciones
Traduce accesos a memoria de direcciones lógicas a direcciones físicas
Mantiene la carga de los condensadores cuando la memoria usada es DRAM
Adapta las velocidades de acceso de memoria de diferentes tipos, como RAM y Flash.
El tipo de datos de entrada de una ALU (Unidad Aritmetico Logica) son:
Instrucciones del microprocesador
Códigos de error
El propósito de introducir memorias caché entre el procesador y la memoria principal es:
Detectar las instrucciones pertenecientes a software malintencionado e impedir su ejecución por el procesador
Adaptar las frecuencias de funcionamiento del procesador y la memoria principal y así hacer posible su conexión
Almacenar en una memoria rápida las instrucciones o datos usados frecuentemente, para reducir sus tiempos de acceso.
En sistemas multiprocesador, secuenciar dos o más lecturas sobre la misma página de memoria, para evitar accesos simultáneos.
¿Dónde residen los programas y sus datos cuando el ordenador los ejecuta?
En los periféricos.
En la memoria secundaria.
En la memoria principal.
En el mapa de memoria.
¿Dónde localiza la unidad de control la posición de memoria en la que está almacenada la instrucción que corresponde ejecutar?
En el registro de estado.
En el contador de períodos.
En el contador de programa.
En el banco de registros.
En el funcionamiento de los procesos de un sistema operativo se dice que se produce inanición cuando:
Un proceso está esperando continuamente para usar un recurso que otros procesos están usando, sin llegar a alcanzar nunca la asignación de dicho recurso.
Un proceso entra en su sección crítica y queda bloqueado por la alta frecuencia de paginación heteroscedástica.
Dos procesos entran en su sección crítica, produciéndose peligro de interbloqueo.
Un recurso no puede ser usado simultáneamente por dos procesos.
La memoria DRAM:
Es una memoria dinámica que no necesita refresco, la información se graba una vez y perdura su contenido
Se emplea para construir memoria caché
Es el mismo tipo que la memoria que se usa en la BIOS
Son memorias más lentas y fáciles de construir que las SRAM
Indique la jerarquía correcta de memoria, referida a un criterio descendente de velocidad de acceso.
Registros, memoria principal, memoria caché, memoria auxiliar
Memoria caché, memoria principal, registros, memoria secundaria
Registros, memoria caché, memoria principal, memoria secundaria
Memoria secundaria, memoria principal, registro, memoria caché
El bus PCI (Peripheral Component Interconnect) tiene como característica:
Es independiente de la CPU, ya que entre la CPU y el bus PCI se instalará siempre un controlador de bus PCI
En este bus hay un chip que se encarga de controlar el tráfico de datos señalando prioridades.
La CPU no es más que uno de los posibles dispositivos dominantes del bus a los que se puede acceder para gestionar transferencias
Depende de la frecuencia de reloj de la CPU
Las memorias de solo lectura cuyo contenido puede regrabarse por medios eléctricos se denominan:
PROM
SRAM
EAROM
TRAM
El bus AGP está orientado principalmente a...
La conexión en serie de diferentes dispositivos, igual que hacia el bus SCSI, pero mucho más rápido
La comunicación a alta velocidad entre el ordenador y los routers ADSL
La conexión de tarjetas gráficas, ofreciendo más velocidad y canales de comunicación que el bus PCI
La comunicación sin hilos de dispositivos a corta distancia
Cuando el sistema operativo que utiliza técnicas de paginación o swapping, tiene un proceso en espera, pero no residente, el siguiente estado al que pasa al ocurrir un evento es:
En espera y residente
Ejecutable, pero no residente
Se descarga de la memoria al disco duro
Pasa a estado de bloqueado
Indique cuál de las siguientes afirmaciones es falsa en relación la BIOS (Basic Input Output System):
Es una especie de programa grabado en un chip de la placa base del ordenador que se ejecuta nada más encenderse
Se encarga de realizar el POS (Power-On Self Test) para comprobar que todo está conectado correctamente y que no hay ningún problema con los dispositivos.
La información sobre los dispositivos conectados se almacena en la partición de arranque en el disco duro para que de esta manera dicha información no se pierda cuando se apaga el equipo.
El sistema operativo comienza a cargarse cuando el resultado del POST (Power-On Self Test) no ha detectado ningún fallo
Indique cuál de las siguientes afirmaciones relativas a los conceptos SMP (Symmetric MultiProcessing) y MPP (Massively Paralleling MultiProcessing) es falsa:
En MPP todas las CPU comparten la misma memoria mientras que en SMP no
La programación con MPP es mucho más compleja ya que el programa que se ejecuta debe ser dividido en segmentos que se comuniquen entre sí.
MPP no sufre el cuello de botella que sufre SMP en el acceso a memoria
Un cluster está compuesto por dos o más ordenadores que se comportan como una sola máquina