Cuando hablamos del sistema de interrupciones del I8086, ¿Cuál de las siguientes afirmaciones es CIERTA?
Los dispositivos se identifican por consulta de estado ya que implementa unos sistemas de interrupciones no vectorizado.
Las direcciones de las rutinas de servicio de cada una de las interrupciones están almacenadas en una tabla que puede ocupar hasta 1024 bytes.
El sistema es capaz de gestionar hasta 1024 líneas de interrupción de forma vectorizada
No tiene instrucciones de interrupción (interrupciones software).
Todas las anteriores son falsas.
¿Cuál de las siguientes funciones no corresponden a un interfaz?
Corrección de posibles errores en las transmisiones.
Conversión y/o adaptación de formatos de datos.
Almacenamiento temporal de información.
Ejecución de instrucciones de entrada/salida tipo: in() y out().
Si en un sistema de interrupciones basado en el controlador i8259 enviamos a un controlador el byte 11101000 como palabra ICW3 y tiene en su pata ‘SP/EN’ = +5v, ¿Cuál de las siguientes afirmaciones es cierta?
Estamos diseñando un sistema de hasta 36 líneas de interrupción
[SIN OPCIONES]
El interfaz Centronics se puede considerar como:
Un bus paralelo asíncrono.
En un sistema de interrupciones basado en varios controladores i8259 conectados en cascada ¿Como se indica a un controlador que es maestro o esclavo?
Con la palabra ICW 4 si está en modo amplificación de señales (buffered).
Respecto al sistema de E/S en un procesador, ¿Cuál de las siguientes afirmaciones es verdadera?
Las instrucciones del tipo IN/OUT pueden utilizarse para acceder a los puertos mapeados como memoria (memory mapped I/O) en un sistema basado en el procesador I8086
En el procesador I8086 los puertos pueden ser mapeados como memoria (memory mapped I/O) o E/S.
Los registros de los periféricos simulados en el simulador PCSpim pueden mapearse como memoria o como entrada/salida.
Cuando se realizan transferencias por DMA haciendo uso de un controlador similar al 8237 de Intel, ¿Cuál de las siguientes afirmaciones es CIERTA?
Los puertos se seleccionan en base a su dirección que se encuentra en el bus de direcciones.
Cuando el periférico solicita una transferencia por DMA el controlador de DMA automáticamente toma el control de los buses para realizar la transferencia independientemente del procesador.
En las transferencias por DMA el direccionamiento de los puertos se realiza mediante las instrucciones IN/OUT.
En las transferencias por DMA los puertos son seleccionados por la señal DACK del contador DMA.
En las transferencias por DMA los puertos son seleccionados por una señal del contador DMA.
¿Que acción tiene lugar cuando la rutina de servicio de un periférico envía un comando no especifico de final de interrupción a un controlador i8259?
Pone a cero (o resetea) el bit activo o línea de interrupción más prioritaria del registro ISR.
En la conexión de diferentes dispositivos a un bus síncrono:
Solo admite la conexión de dispositivos que sean igual de rápidos.
Respecto al comando de final de interrupción (EOI) en un controlador i8259 ¿Cuál de las siguientes afirmaciones es falsa?
No es necesario enviar un comando de EOI cuando se programa adecuadamente el i8259 cuando así sea.
Siempre es necesario que la rutina de servicio que atiende al periférico envié al final un comando de EOI para que el periférico pueda interrumpir de nuevo.
El i8259 dispone de comandos de EOI específico con posibilidad de rotar las prioridades de las líneas de interrupción
El i8259 permite implementar un sistema de interrupciones vectorizado.
En el diseño de un bus asíncrono cual de los siguientes aspectos puede ser opcional:
La señal de reloj
Respecto a la conexión de los diversos componentes de un sistema computador a través de buses, podemos decir que:
Es más eficiente organizar el sistema como una jerarquía de buses según prestaciones de los dispositivos.
Cuando se conecta una impresora al puerto pararelo Centronics de un PC, la señal “ack” se utiliza para:
Que la impresora avise al computador que ya ha recibido el dato enviado.
En un procesador del tipo I8086 el acceso a los puertos de entrada-salida se realiza normalmente con instrucciones:
Del tipo in() Out()
Con instrucciones de acceso a puertos mapeados como memoria.
Se accede con instrucciones de los tipos a) y b) anteriores.
En las transferencias por DMA utilizando el controlador 8237 de Intel, ¿Cuál de las siguientes afirmaciones es falsa?
No tiene capacidad para inicializar un bloque de memoria con un valor dado.
Puede realizar transferencias de datos entre memoria y periféricos y de memoria a memoria.
El tamaño de bloque máximo que puede transferirse es de 64K
Los controladores pueden encadenarse para aumentar el número de canales de DMA
El protocolo “handshake” es propio de:
Un bus paralelo o serie con protocolo asíncrono.
Cuando en un diseño computador hablamos de las interrupciones, nos estamos refiriendo a:
Un método de sincronización.
Desde el punto de vista del uso del procesador, y cuando se habla de sincronización por consulta de estado podemos afirmar que:
La consulta de estado presenta un mejor rendimiento cuando se aplica a dispositivos rápidos.
Cuando en el diseño de un sistema computador se maneja los TPC-C, se ha de entender que:
Es una medida del rendimiento de la entrada-salida en procesamiento de transacciones on-line.
En un modelo simplificado de periférico, un transductor es un dispositivo que tiene la funcionalidad de:
Convertir un tipo de energía en otro.
Respecto de la gestión de interrupciones en un procesador I8086, podemos afirmar que:
El sistema de interrupciones es sectorizado y el atendimiento de la interrupción consiste en ejecutar el código de la rutina de servicio que se encuentra en la dirección de memoria: 4xNº vector.
Cuando se produce una interrupción siempre se salta a una dirección de memoria fija.
El sistema de interrupciones es vectorizado y puede hacer uso de hasta 2048 vectores distintos.
El atendimiento de una interrupción con origen en un periférico en la mayoría de los computadores da lugar a la ejecución de una rutina de servicio que debe terminar en:
Siempre con una instrucción especial de retorno que afecta al contador de programa y al estado del procesador.
¿Cuál de los siguientes factores puede ser un factor limitativo importante del rendimiento de la entrada/salida?
El sistema de memoria del computador.
Usar buses síncronos.
Usar buses de transmisión serie.
Ninguno de los factores citados afectan realmente y de forma directa al rendimiento.
¿En cuál de los siguientes apartados se estaría haciendo referencia al transductor de un periférico?
Motor de una unidad lectora/grabadora de DVD
Diodo laser de un DVD
Cartucho de cinta magnética en una unidad de almacenamiento.
Tóner de una impresora laser.
Si en un programa x86 tenemos la secuencia de las dos siguientes instrucciones 1) MOVE reg, dato 2) OUT puerto, reg entonces podríamos afirmar que el puerto esta mapeado como:
Entrada/salida o memoria dependiendo del modo de direccionamiento utilizado para especificar el puerto.
Memoria.
Entrada/Salida.
Memoria o entrada-salida dependiendo del diseño del decodificador de direcciones y la señal IO/M’.
En el diseño del sistema de entrada/salida (E/S) de un computador basado en el MIPS-32 puede optarse por:
Mapear los puertos como memoria (memory mapped I/O) o como entrada/salida (mapped I/O)
Mapearlos solo como memoria.
Mapearlos solo como E/S.
Cuando un procesador con arquitectura MIPS-32 ejecuta una instrucción que produce un desbordamiento (overflow) entonces se genera:
Una excepción con código distinto de 0 que puede extraerse del registro de “cause”.
¿En cuál de los siguientes apartados se habla de una técnica de sincronización?
Acceso Directo a Memoria (DMA)
Entrada/salida por programa
Interrupción no vectorizada
Procesador de entrada/salida.
En ninguna de las anteriores.
Si consideramos las funciones que tiene que realizar el interfaz de un periferico, ¿Cuál de las siguientes afirmaciones diría que es falsa?
Detección de errores.
Decodificar y ejecutar un programa de entrada/salida de datos
Amortiguar diferencias de velocidad entre periférico y CPU
Conversión de longitud y formato de datos
Entre los registros del controlador de DMA 8237 podemos encontrar un registro local o tampón utilizado para:
Realizar transferencias de memoria a periférico
Realizar transferencias de una zona de memoria a otra.
Almacenamiento intermedio en las transferencias de datos desde un periférico rápido a memoria
Almacenamiento intermediario en transferencias de datos de memoria a periférico lento.
En un sistema de interrupciones vectorizado y en daisy-chain ¿Cuál de las siguientes afirmaciones es cierta?
La CPU informa de un ciclo de reconocimiento de interrupción con la señal de reconocimiento de interrupción (INTA) y la identificación de los dispositivos se realiza por consulta de estado.
La gestión de prioridades queda establecida por el orden en que los dispositivos reciben la señal INTA y la identificación de los dispositivos se realiza leyendo sus registros de estado.
La gestión de prioridades queda establecida por el orden en que los dispositivos reciben la señal INTA y el dispositivo se identifica por un dato que deposita en el bus.
Todas las respuestas son falsas.
En relación al uso de la consulta de estado en un sistema computador podemos decir que:
El “overhead” o gasto de tiempo de CPU aumenta con los dispositivos lentos.
Si en un sistema de interrupciones basado en el controlador I8259 se quiere que el periférico conectado a la línea IRQ6 utilice el vector de identificación 0x8E ¿Cuál de los siguientes comandos de inicialización seria el correcto para tal fin?
Programar el valor 0x80 como palabra ICW2
Programar el valor 0x8F como ICW1
Programar el valor 0x88 como palabra ICW2
Todos los comandos anteriores son incorrectos.
En la gestión de interrupciones de un procesador con arquitectura MIPS-32 similar al utilizado en las practicas de la asignatura, ¿en cuál de las siguientes opciones se permitirá las interrupciones de un periférico conectado al nivel 1 de las interrupciones de hardware?
Registro “status” = 0x0801
Respecto del puerto paralelo de un computador tipo IBM PC se puede afirmar que es:
Un interfaz asíncrono que permite la conexión de periféricos de diferentes velocidades.
Cuando comparamos los objetivos de diseño de la entrada/salida de un computador respecto del procesador ¿Qué aspecto de los citados a continuación puede NO ser un objetivo común?
El tamaño
Mejorar el rendimiento
Diseñar un sistema con conexiones estándar
Consumo de potencia bajo.
En relación a los conceptos de máscaras de interrupción y flag (o bits) de habilitación de interrupciones residente normalmente en el registro de estado del procesador, podemos afirmar que:
Las máscaras tienen un carácter mas general que el flag de habilitación de interrupciones ya que la máscara puede actuar sobre varios niveles de interrupción
El flag de habilitación de interrupciones afecta a todos los niveles, habilitación o no.
El enmascaramiento y la habilitación actúan por igual y se han de especificar para cada nivel proporcionando un doble mecanismo de habilitación.
Las afirmaciones a y c son ciertas.
En un sistema de computador con procesador I8086, ¿Cuál de las siguientes afirmaciones es cierta?
El procesador lee la dirección de la rutina de servicio de una posición de memoria obtenida a partir de un vector.
Cuando en un sistema de interrupciones utilizamos la técnica daisy-chain estaremos definiendo:
Un método para definir prioridades de los dispositivos que interrumpen
Cuando en el diseño de un sistema computador se utiliza un procesador que dispone de un sistema de interrupciones con múltiples líneas de petición de interrupción entonces:
No es necesario utilizar un mecanismo de gestión de prioridades porque ya están definidas.
Cuando un procesador accede a puertos que están mapeados como entrada/salida, hará uso de:
Solo de instrucciones especiales de entrada/salida.
En base a la definición dada en clase ‘’transductor’’ de un periférico. ¿Cuál de las siguientes afirmaciones es cierta?
La evolución de la tecnología ha permitido que algunos periféricos no dispongan o necesiten de un transductor.
En el diseño de los buses en sistemas computadores de propósito general, podemos afirmar que a lo largo del tiempo se ha observado la tendencia de:
Utilizar buses seriales.
En las transferencias de datos por DMA normalmente el trabajo de la CPU:
Es mínimo ya que solo tiene que programar el controlador DMA con las características de la transferencia.
En relación a como se selecciona un dispositivo que se conecta a un bus podemos decir que:
El dispositivo se conecta al bus solo cuando lo indica el decodificador de direcciones a través de una pin de selección.
En relación a las funciones típicas asociadas a una interfaz, ¿Cuál de las siguientes funciones no es tarea del interfaz?
Control de las señales del bus en transferencias por DMA.
En relación a un sistema de interrupciones que utiliza un controlador de interrupciones del tipo I8259, podemos afirmar que:
Las prioridades quedan definidas de forma centralizada en el controlador.
Las interrupciones en un procesador con arquitectura MIPS-32 si están habilitadas y se producen, hacen que:
El procesador cambia a modo kernel o supervisor para ejecutar el código de tratamiento de excepciones y/o interrupciones.
Para habilitar las interrupciones del nivel 3 del hardware en un sistema computador basado en el procesador MIPS-32 deberemos:
Escribir un 0x2001 en el registro de “estado”.
Respecto a los protocolos de comunicación en buses, ¿Cuál de las siguientes afirmaciones es cierta?
El protocolo síncrono permite mayor ancho de banda que el asíncrono.
Si en la programación de un sistema de interrupciones basado en el controlador i8259 enviamos el byte 01101000 como palabra ICW3 a un controlador, podemos afirmar que:
Estamos diseñando un sistema con 29 líneas de interrupciones.
Si en un determinado entorno oímos hablar del daisy-chain posiblemente se estarán refiriendo a:
Una técnica de gestión de prioridades.
Si en un sistema de interrupciones basado en el controlador I8259 se quiere que el periférico conectado a la línea IRQ7 obtenga la dirección de la rutina de servicio de la posición de memoria 188 entonces se habrá de:
Programar el valor 40 como palabra ICW2.
En un computador compatible PC permitirá el direccionamiento de múltiples dispositivos de entrada/salida (puertos) hasta un máximo de:
La arquitectura del procesador fija un máximo de 64K puertos
¿Cuál de las siguientes frases es la más acertada cuando se habla de la entrada/salida de un computador?
Transferencias de datos por DMA y sincronización por interrupciones.
¿Cuál de los siguientes factores pueden ser un factor limitativo importante del rendimiento de la entrada/salida?
El sistema de memoria.