O pipeline de instruções é
frequentemente usado para
melhorar o desempenho a
maioria das instruções é do
tipo
registrador-para-registrador
Essa ilustração mostra o tempo de
uma sequência de instruções sem
pipeline. Claramente, este é um
processo de muito desperdício. Até
um pipeline muito simples pode
substancialmente melhorar o
desempenho
Otimização
de pipeline
Por causa da natureza
simples e regular das
instruções RISC, os esquemas
de pipeline podem ser efi
cientemente empregados. Há
poucas variações na duração
da execução de instruções e
o pipeline pode ser elaborado
para refl etir isso. No
entanto, vimos que as
dependências de dados e os
desvios reduzem a taxa de
execução total.
MIPS R4000
Um dos primeiros chips
RISC disponível
comercialmente foi
desenvolvido por MIPS
Technology Inc. O sistema
foi inspirado por um
sistema experimental, que
também usava o nome
MIPS, desenvolvido em
Standford
Foi um dos primeiros
microprocessadores de
64 bits e a primeira
implementação do
MIPS III.