Questão 1
Questão
Est un objet VHDL:
Responda
-
Entité
-
signal
-
entier
-
architecture
Questão 2
Questão
Une constante est
Responda
-
type
-
sous type
-
objet
-
unité de conception
Questão 3
Responda
-
type
-
objet
-
entier
-
unité primaire
Questão 4
Questão 5
Questão 6
Questão
Le nombre d'objets en VHDL est
Questão 7
Responda
-
bit
-
std_logic
-
integer
-
booléen
-
naturel
Questão 8
Responda
-
bit
-
std_logic
-
integer
-
booléen
-
natural
Questão 9
Questão
L'affectation d'un signal se fait avec
Questão 10
Questão
L'affectation d'une variable se fait avec
Questão 11
Questão
une instruction VHDL peut être sur plusieurs lignes
Questão 12
Questão
les commentaires en VHDL
Responda
-
sont précédés de --
-
sont entourés par --
-
sont entourés de /* */
Questão 13
Questão
le VHDL fait la différence entre les majuscules et minuscules
Questão 14
Questão
il est possible de mettre plusieurs instructions sur une même ligne
Questão 15
Questão 16
Questão
le VHDL est sensible aux espaces
Questão 17
Questão
le VHDL est sensible aux sauts de ligne
Questão 18
Questão
un identificateur
Responda
-
doit commencer par une lettre
-
doit commencer par un chiffre
-
a une taille maximale de 8 caractères
-
ne doit pas se terminer par _
-
peut contenir plusieurs _ même à la suite
-
la taille est infinie
Questão 19
Questão
un signal et une variable peuvent être de type std_logic
Questão 20
Questão
la concaténation de chaines de caractère se fait avec
Questão 21
Questão
la concaténation de bit_vector se fait avec
Questão 22
Questão 23
Questão
1+1 est une opération entre deux
Responda
-
caractères
-
bit
-
std_logic
-
integer
-
positive
Questão 24
Questão
un objet pouvant prendre les valeurs '0' et '1' est de type
Responda
-
bit
-
bit_vector
-
std_logic
-
integer
-
caractère
Questão 25
Responda
-
haute impédance
-
état bas
-
inconnu
-
faible
Questão 26
Responda
-
état haut
-
état bas
-
haute impédance
-
conflit
-
non initialisé
Questão 27
Questão
"0011" est de type
Responda
-
bit
-
std_logic
-
bit_vector
-
std_logic_vector
Questão 28
Questão
std_logic_vector (7 downto 0) est
Questão 29
Questão
std_logic_vector (0 to 7)
Responda
-
est un sous type
-
est un vecteur de 8 std_logic
-
le bit de poids fort est le bit d'indice 7
-
le bit de poids fort est le bit d'indice 0
-
le bit de poids fort est le bit le plus à droite
Questão 30
Questão
bit_vector( 4 to 9)
Questão 31
Questão
le type physique est
Questão 32
Questão 33
Questão 34
Questão
integer range 0 to 9 est
Questão 35
Questão
la taille de std_logic_vector( 9 downto 1) est
Questão 36
Questão
la taille de std_logic_vector (0 downto 9) est
Questão 37
Questão
soit a un signal de type std_logic_vector( 3 downto 0);
Responda
-
a := "0011"
-
a := '0011'
-
a <= "0011"
-
a <= '0011'
Questão 38
Questão
soit b une variable de type bit
Responda
-
b='1'
-
b :='1'
-
b <="1"
-
b <='1'
Questão 39
Questão
soit c un signal de type std_logic_vector(8 downto 0)
Responda
-
c := '000000000'
-
c <= '000000000'
-
c := "000000000"
-
c<= "000000000"
-
c <= (others => '0')
-
c <= (others =>"'0")
-
c <= (others <= '0')
Questão 40
Responda
-
='11'
-
='1100'
-
="11"
-
='"1100"
Questão 41
Questão
d est une variable de type caractère
Responda
-
d :='d'
-
d<:='d'
-
d :="d"
-
d <=d
Questão 42
Questão
variable e:bit_vector(1 to 4) := "1100"
Responda
-
e := (1 := '1', 2:= '1", 3 := '0',4=: '0')
-
e := (4 => '1', 3 => '1", 2 => '0',1=> '0')
-
e := (1 => '1', 2 => '1", 3 => '0',4=> '0')
-
e := (1 => '1', 2 => '1",others =>'0')
Questão 43